Некоторые способы анализа логических схем на практике:
- Разбиение на ярусы. 1 Ярусам присваиваются последовательные номера, выводы каждого логического элемента обозначаются названием искомой функции с цифровым индексом. 1 Для каждого элемента записывается аналитическое выражение, связывающее его выходную функцию с входными переменными. 1 Затем производится подстановка одних выходных функций через другие, пока не получится булева функция, выраженная через входные переменные. 1
- Табличный способ. 2 Строится таблица истинности, которая помогает уяснить работу элемента в установившемся режиме (в статике). 2
- Графический способ. 2 Строятся временные диаграммы, на которых в виде условных уровней отображаются значения входных и выходных сигналов и их изменения во времени. 2 Этот способ применяют, когда нужно оценить быстродействие элемента или отобразить форму и длительность сигналов, то есть работу элемента в динамике. 2
- Аналитический способ. 2 Используется для анализа функциональных свойств элемента, поиска возможных вариантов его применения при построении более сложных логических устройств и для формализации условий его работы. 2
Также для анализа логических схем можно использовать метод моделирования с помощью специальных пакетов, например Multisim, который по составленной электрической схеме и заданным входным колебаниям напряжений или токов рассчитывает выходные напряжения и токи во всех участках заданной схемы. 5