Адресация памяти в реальном и защищённом режимах работы процессора отличается. 4
В реальном режиме всё адресное пространство делится на одинаковые сегменты размером 65536 байт. 4 Начало каждого последующего сегмента смещено относительно базы предыдущего на минимальный размер сегмента, то есть на 16 байт. 4 Таким образом, сегменты могут частично перекрывать друг друга. 4
В защищённом режиме адресное пространство задачи делится на сегменты различных размеров с различными базами. 4 Для определения базы и размера сегментов служат дескрипторы сегментов, хранящиеся в дескрипторных таблицах (GDT и LDT). 4 Селектор сегмента содержит не базу физического адреса сегмента, а указатель на описание сегмента (дескриптор сегмента) в какой-либо таблице дескрипторов. 1 Из выбранного таким образом дескриптора и смещения (вторая часть логического адреса) процессор автоматически вычисляет требуемый линейный адрес. 1